Tipus A

Qüestione: Bé: 1p, Mal: -0.25p Blanc: 0p

22 de Maig de 2014

## 1. Per al circuit de la figura podem afirmar que l'expressió booleana de F és:



2. Respecte al circuit de la figura, basat en portes de transmissió CMOS, assenyale la resposta VERTADERA:



[C] És un multiplexor de 2 canals.

[D] És una porta AND de 2 entrades.



Aleshores F = AB + AB = ABB = XOR

Colucione

Bé: 1p, Mal: -0.25p Blanc: 0p Qüestione:

22 de Maig de 2014

3. 10<sup>7</sup> determinat processador CMOS té transistors dedicats combinacional/seqüencial, i 10<sup>8</sup> transistors dedicats a la memòria. El factor d'activitat mitjà de la lògica és 0.1, i el de la memòria és 0.01. La capacitat mitjana per transistor és de 1 fF (1 femtofarad = 10<sup>-15</sup>F), l'alimentació és 2V i la freqüència del rellotge és 1000MHz. Podem afirmar que la potència dinàmica consumida serà, aproximadament: Pd = (VDD) 2 x flock (i

[B]

[C]

[D]

La potència dinàmica en CMOS és nominalment zero.

2W

Pol lòsica = (2)  $\stackrel{?}{\times}$  or  $\stackrel{?}{\times}$  to  $\stackrel{?}{\times}$  to  $\stackrel{?}{\times}$  to  $\stackrel{?}{\times}$  to  $\stackrel{?}{\times}$  4W

Pol mem = (2)  $\stackrel{?}{\times}$  or  $\stackrel{?}{\times}$  to  $\stackrel{?}{\times}$  to  $\stackrel{?}{\times}$  to  $\stackrel{?}{\times}$  4W

Pol mem = 8W

Siga una porta de transmissió NMOS que utilitza un transistor amb |V<sub>T</sub>|=1.5V. Si apliquem 2.5V a la tensió d'entrada (V<sub>IN</sub>) i 5V al terminal de porta G. ¿Quin voltatge s'obtindrà en l'eixida (Vout)?



[C] 3.5V

[D] 1V



VIN O D S VOUT una quaritital = 1/7/

Això val dir que Vout mar = 5-1.5 = 3.5 V

Com que Vin = 2.5 V, pessara interpament fense degra lar-se

rmacions següents relatives a la tecnologia de circuits digitale CMOS

- Diga quina de les afirmacions següents relatives a la tecnologia de circuits digitals CMOS és FALSA:
- Admet tensions d'alimentació en un rang ampli de valors, en particular per a circuits integrats SSI i MSI.
- Un dels principals avantatges de la tecnologia CMOS respecte de la TTL és el seu menor consum de potència.
- [C] La potència estàtica consumida per la tecnologia CMOS creix linealment amb la freqüència de funcionament. No, eixa es la dinamica
  - [D] El marge de soroll és elevat, i és directament proporcional a la tensió d'alimentació.
  - 6. En el circuit CMOS de la figura



Si EN = "0", F = H.Z (alta impedància)

[D]  $F = \overline{A.B}$  sempre



una Nand Fri-estat





Bé: 1p, Mal: -0.25p Blanc: 0p Qüestione:

22 de Maig de 2014

determinat processador CMOS té 107 transistors combinacional/seqüencial, i 10<sup>8</sup> transistors dedicats a la memòria. El factor d'activitat mitjà de la lògica és 0.1, i el de la memòria és 0.01. La capacitat mitjana per transistor és de 1 fF (1 femtofarad = 10<sup>-15</sup>F), l'alimentació és 2V i la freqüència del rellotge és 500 MHz. Podem afirmar que la potència dinàmica consumida serà, aproximadament: Pd= (VDD) 2 of folick CL

[A] La potència dinàmica en CMOS és nominalment zero,

[B] 2W

[C] 8W

[D] (4W)

Pol los ca = (2) 201 ×5×108× 10 × 103= 2W

Pd nou = (2) 2 x 0.01 x 5 x 108 x 101 x 108 = 2 W Pd= Pdlopies + Pd men = 4W

Siga una porta de transmissió NMOS que utilitza un transistor amb |V<sub>T</sub>|=1V. Si apliquem 3.5V a la tensió d'entrada (V<sub>IN</sub>) i 5V al terminal de porta G. ¿Quin voltatge s'obtindrà en l'eixida (V<sub>OUT</sub>)?

[A] 5V [B] 4V



Diga quina de les afirmacions següents relatives a la tecnologia de circuits digitals CMOS 3. és FALSA:

- La potència estàtica és molt baixa, deguda als corrents de fuita en els transistors. [A]
- La potència dinàmica depèn del quadrat de la tensió d'alimentació. [B]

La subfamília HCMOS presenta uns nivells lògics de tensió més extrems que la família CMOS estàndard.

El marge de soroll és elevat, i és directament proporcional a la tensió d'alimentació.

For corrents d'eixicle majors, 1 per tant els miells de Fentions
porta lògica CMOS de la figura Homos

En la porta lògica CMOS de la figura



Qüestione: Bé: 1p, Mal: -0.25p Blanc: 0p

22 de Maig de 2014

## 5. Per al circuit de la figura podem afirmar que l'expressió booleana de F és:



 Respecte al circuit de la figura, basat en portes de transmissió CMOS, assenyale la resposta FALSA:

